范文

位置:首页 > 范文 > 心得体会

机械课程设计的心得体会

发布时间:2018-09-17 09:20:30

  一、设计目的

  数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。

  数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。

  因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.

  二、设计要求

  (1)设计指标

  ①时间以12小时为一个周期;

  ②显示时、分、秒;

  ③具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;

  ④计时过程具有报时功能,当时间到达整点前10秒进行蜂鸣报时;

  ⑤为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号。

  (2)设计要求

  ①画出电路原理图(或仿真电路图);

  ②元器件及参数选择;

  ③电路仿真与调试;

  内容来自

  ④pcb文件生成与打印输出。

  (3)制作要求自行装配和调试,并能发现问题和解决问题。

  (4)编写设计报告写出设计与制作的全过程,附上有关资料和图纸,有心得体会

  三、原理框图

  1.数字钟的构成

  数字钟实际上是一个对标准频率(1hz)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1hz时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。

  (a)数字钟组成框图本文转载在代写之家

  2.晶体振荡器电路  (b)cmos晶体振荡器(仿真电路)

  3.时间记数电路  秒个位计数单元为10进制计数器,无需进制转换,只需将qa与cpb(下降沿有效)相连即可。cpa(下降没效)与1hz秒输入信号相连,q3可作为向上的进位信号与十位计数单元的cpa相连。   内容来自

范文相关阅读

范文热点